1. Unix/Linux操作系統(tǒng)使用
2. 文本編輯器VIM
3. 數(shù)字電路技術(shù)基礎(chǔ)
4. 半導體電路和工藝基礎(chǔ)
5. 數(shù)字邏輯設(shè)計
6. 數(shù)字集成電路設(shè)計流程
7. Verilog HDL硬件描述語言和電路設(shè)計技術(shù)與技巧
8. 電路驗證技術(shù)以及Modelsim、VCS等驗證工具的使用
9. ASIC和SOC設(shè)計導論
10. FPGA設(shè)計和驗證初步
11. 邏輯綜合初步以及SYNOPSYS DC等綜合工具的使用
12. 可測性設(shè)計技術(shù)
13.ASIC技術(shù)
??? 重點講解數(shù)字電路設(shè)計的綜合技術(shù)的基本概念,綜合流程和工程經(jīng)驗,使學員掌握基于synopsys DC的綜合技巧。
內(nèi)容包括:?
綜合機理的分析;組合電路和時序電路實現(xiàn)規(guī)則和實例分析;基于tcl綜合的流程,優(yōu)化處理和調(diào)試技術(shù);綜合處理與后端流程的聯(lián)系;可綜合代碼技術(shù);需深入研究的內(nèi)容;LPC 接口模塊綜合實驗
ASIC DFT技術(shù)
??? 介紹可測試設(shè)計技術(shù),使學員掌握基于Synopsys DFT 的可測性電路設(shè)計方法
內(nèi)容包括:
背景分析;組合電路和時序電路的測試;可測試設(shè)計;需深入研究的內(nèi)容;DFT compile 使用(基于TCL的可測試性設(shè)計流程);LPC接口模塊DFT實驗
ASIC 靜態(tài)時序分析技術(shù)
??? 介紹靜態(tài)時序分析技術(shù);使學員掌握基于Synopsysy PrimeTime的靜態(tài)時序分析技術(shù)。
內(nèi)容包括:
背景分析;電路時序分析的基礎(chǔ)內(nèi)容;工具的使用;靜態(tài)時序分析模式選擇;注意事項及需深入研究的內(nèi)容;LPC接口模塊實驗
一致性驗證(Formal)技術(shù)介紹
??? 介紹一致性驗證技術(shù),使學員了解基于Synopsys Formality 的一致性驗證方法
內(nèi)容包括:
背景分析;工具的使用介紹
14.
形式驗證技術(shù)。基于Formality的形式驗證方法、基于匹配策略的形式驗證技術(shù)、基于TCL的形式驗證過程。
15、功耗控制技術(shù)。基于PrimePower的功耗分析技術(shù),基于Power Compiler的時鐘門控技術(shù)、基于數(shù)字單元庫的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時鐘門控技術(shù)的實現(xiàn)。
16、LAYOUT設(shè)計流程。基于ASTRO的芯片Layout技術(shù)及基于SPEF反標提取的PostLayout相關(guān)數(shù)字流程,包含在PostLayout中的網(wǎng)表提取、參數(shù)提取、形式驗證、靜態(tài)實現(xiàn)驗證、門級功能仿真、功耗分析,以及Layout驗證(DRC、LVS)等技巧。
17、UWB項目開發(fā)過程中的各種電路優(yōu)化手段。
18、UWB項目介紹。立項分析、實現(xiàn)方案的規(guī)劃。
19、VLSI系統(tǒng)的設(shè)計方法學。時序分析法、基于Snopsys EDA Tools Chain實現(xiàn)的完整ASIC設(shè)計流程、數(shù)字設(shè)計庫的介紹,分析、創(chuàng)建,及使用。
20、編碼及仿真技巧。編碼規(guī)范、RTL驗證仿真技術(shù)、門級仿真技術(shù)。
21、ASIC設(shè)計流程的高級話題。例如跨時鐘域信號的處理,同步撫慰電路設(shè)計及相關(guān)流程處理等設(shè)計技巧。
22. 項目設(shè)計實訓:
大型實訓項目一.Sigma-Delta小數(shù)分頻器設(shè)計、驗證與綜合
大型實訓項目二.DVI編碼器/解碼器設(shè)計、驗證與綜合